LVDS Serializer 2975 Mbps Automotive 40-pin WQFN EP T/R DS90UB927QSQX/NOPB
Produktattribut
TYP | BESKRIVNING |
Kategori | Integrerade kretsar (IC) |
Mfr | Texas instrument |
Serier | Fordon, AEC-Q100 |
Paket | Tape & Reel (TR) Klipptejp (CT) Digi-Reel® |
SPQ | 2500T&R |
Produktstatus | Aktiva |
Fungera | Serializer |
Datahastighet | 2,975 Gbps |
InmatningTyp | FPD-Link, LVDS |
Utgångstyp | FPD-Link III, LVDS |
Antal utgångar | 13 |
Antal utgångar | 1 |
Spänning - Matning | 3V ~ 3,6V |
Driftstemperatur | -40°C ~ 105°C (TA) |
Monteringstyp | Ytmontering |
Paket/fodral | 40-WFQFN exponerad pad |
Leverantörsenhetspaket | 40-WQFN (6x6) |
Basproduktnummer | DS90UB927 |
1.
Genom att analysera i2c-vågformen för slaven hittar du också ett mycket intressant fenomen, när du läser registerdata kommer slaven först att utfärda sin vågform för förläsning, till exempel för att läsa den registrerade adressen 0x00-data, du kommer att se på vågformen efter att mastern utfärdat skrivregisteradressen 0x00, kommer sedan att utfärda slavadressen för läsning (R/W = (R/W = 1), en slav kommer att utfärda 8 SCL-vågformer för förläsning omedelbart efter att vågformen är utfärdas, och dessa 8 klockor stämmer inte överens på mastersidan, mastern kommer att utfärdas senare, så slaven motsvarar utfärdandet först.
Designen av denna plats är mycket smart eftersom i2c-protokollet stipulerar att i2c-sträckningen endast kan ske i den nionde biten, det vill säga ACK-biten.vågformen är inte tillåten att dras, och ingen data tas emot från slaven vid denna tidpunkt, så det finns ett problem.
TI:s tillvägagångssätt är att eftersom det finns en skrivåtgärd framför, följt av en lässlavadress som skickas omedelbart efter, är det tydligt att den registrerade adressen som ska läsas är den som skrivs framför, så mastern kommer att skicka en lässlavadress i 9-bitars ACK-draget samtidigt som man skickar åtta SCL:er för registerläsning och skrivning, och sedan släpper SCL:n, upptäcker master SCL-frisläppningen efter Mastern upptäcker att SCL:n släpps och sänder om läsdataklockan, vid vilken tidpunkt data returneras till CPU.
2.
LVDS vanliga villkor eller terminologi
1) Differentialpar: Avser LVDS-signalöverföringen som använder två utgångsdrivrutiner för att driva två transmissionslinjer, en bär signalen och den andra bär dess komplementära signal.Den signal som krävs är skillnaden i spänning över de två transmissionslinjerna, som bär signalinformationen som ska sändas.
2) Signalpar: hänvisar till LVDS-gränssnittskretsen där utgången från varje dataöverföringskanal eller klocköverföringskanal är två signaler (positiva och negativa utgångar)
3) Källa: En enhet som genererar en samling text, grafik, bilder, ljud och videodata.
4) Mottagare (Sink): enheten som bearbetar och visar data.
5) FPD-LINK: Flat Panel Display Link, en höghastighetsspecifikation för digitalt videogränssnitt baserad på LVDS-standarden skapad av National Semiconductor 1996 (förvärvades av Texas Instruments TI 2011) för att stödja dataöverföring från grafikstyrenheten till LCD:n panel.
6) GMSL: Gigabit Multimedia Serial Link, LVDS-signalöverföringsprotokollformatet utvecklat av Maxim baserat på LVDS-standarden.
7) Framåtkanal: En höghastighetsdataöverföringskanal från Serializer till Deserializer.
8) Backchannel: Kallas även omvänd kanal, hänvisar till låghastighetsdataöverföringskanalen från Deserializer till Serializer.