order_bg

Produkter

DS90UB914ATRHSRQ1 Original helt ny QFN DS90UB914ATRHSRQ1 med säljaren ÅTERVALIDERA erbjudande

kort beskrivning:

DS90UB914A-Q1-enheten erbjuder ett FPD-Link III-gränssnitt med en höghastighetskanal framåt och en dubbelriktad kontrollkanal för dataöverföring över en enda koaxialkabel eller differentiellt par.DS90UB914A-Q1-enheten har differentiell signalering på både höghastighets framåtkanalen och dubbelriktad styrkanals datavägar.Deserializern är avsedd för anslutningar mellan bildapparater och videoprocessorer i en ECU (Electronic Control Unit).Denna enhet är idealisk för att driva videodata som kräver upp till 12-bitars pixeldjup plus två synkroniseringssignaler tillsammans med dubbelriktad styrkanalbuss.


Produktdetalj

Produkttaggar

Produktattribut

TYP BESKRIVNING VÄLJ
Kategori Integrerade kretsar (IC)

Gränssnitt

Serializers, Deserializers

 

 

 

Mfr Texas instrument  
Serier Fordon, AEC-Q100  
Paket Tape & Reel (TR)

Klipptejp (CT)

Digi-Reel®

 

 

 

Produktstatus Aktiva  
Fungera Deserializer  
Datahastighet 1,4 Gbps  
Ingångstyp FPD-Link III, LVDS  
Utgångstyp LVCMOS  
Antal ingångar 1  
Antal utgångar 12  
Spänning - Matning 1,71V ~ 3,6V  
Driftstemperatur -40°C ~ 105°C (TA)  
Monteringstyp Ytmontering  
Paket/fodral 48-WFQFN exponerad pad  
Leverantörsenhetspaket 48-WQFN (7x7)  
Basproduktnummer DS90UB914  
SPQ 1000 st  

 

En Serializer/Deserializer (SerDes) är ett par funktionsblock som vanligtvis används i höghastighetskommunikation för att kompensera för begränsad ingång/utgång.Dessa block konverterar data mellan seriella data och parallella gränssnitt i varje riktning.Termen "SerDes" hänvisar generellt till gränssnitt som används i olika teknologier och applikationer.Den primära användningen av en SerDes är att tillhandahålla dataöverföring över en enda linje eller endifferentialparför att minimera antalet I/O-stift och sammankopplingar.

 

Den grundläggande SerDes-funktionen består av två funktionsblock: PISO-blocket (Parallell In Serial Out) (alias Parallell-to-Serial-omvandlare) och Serial In Parallel Out-blocket (SIPO) (alias Serial-to-Parallel-omvandlare).Det finns 4 olika SerDes-arkitekturer: (1) Parallell klocka SerDes, (2) Inbäddad klocka SerDes, (3) 8b/10b SerDes, (4) Bitinterfolierade SerDes.

PISO-blocket (Parallell Input, Serial Output) har typiskt en parallell klockingång, en uppsättning dataingångslinjer och ingångsdatalås.Den kan använda en intern eller externfaslåst slinga (PLL)för att multiplicera den inkommande parallellklockan upp till seriell frekvens.Den enklaste formen av PISO har en singelskift registersom tar emot parallelldata en gång per parallell klocka och växlar ut den med högre seriell klockfrekvens.Implementeringar kan också använda sig av endubbelbuffradregistrera dig för att undvikametastabilitetvid överföring av data mellan klockdomäner.

SIPO-blocket (Serial Input, Parallel Output) har typiskt en mottagningsklockutgång, en uppsättning datautgångslinjer och utgångsdatalås.Mottagningsklockan kan ha återställts från data av seriellenklockåterställningMetod.SerDes som inte sänder en klocka använder dock referensklocka för att låsa PLL till rätt Tx-frekvens, vilket undviker lågharmoniska frekvensernärvarande idataström.SIPO-blocket delar sedan den inkommande klockan ner till parallellhastigheten.Implementeringar har vanligtvis två register anslutna som en dubbel buffert.Det ena registret används för att klocka in den seriella strömmen, och det andra används för att hålla data för den långsammare, parallella sidan.

Vissa typer av SerDes inkluderar kodnings-/avkodningsblock.Syftet med denna kodning/avkodning är vanligtvis att sätta åtminstone statistiska gränser för hastigheten för signalövergångar för att möjliggöra enklareklockåterställningi mottagaren, att tillhandahållainramningoch att tillhandahållaDC balans.

Funktioner för DS90UB914A-Q1

  • Kvalificerad för bilapplikationer AEC-Q10025-MHz till 100-MHz Input Pixel Clock Support
    • Enhetens temperaturklass 2: –40℃ till +105℃ omgivande driftstemperaturområde
    • Enhet HBM ESD-klassificeringsnivå ±8kV
    • Device CDM ESD-klassificeringsnivå C6
  • Programmerbar datanyttolast: Kontinuerlig dubbelriktad kontrollgränssnittskanal med låg latens med I2C-stöd vid 400 kHz
    • 10-bitars nyttolast upp till 100 MHz
    • 12-bitars nyttolast upp till 75 MHz
  • 2:1 Multiplexer för att välja mellan två ingångsbilder
  • Kan ta emot över 15 m koaxial eller 20 m skärmade partvinnade kablar
  • Robust Power-Over-Coaxial (PoC) drift
  • Receive equalizer anpassar sig automatiskt för förändringar i kabelförlust
  • LOCK utgångsrapporteringsstift och @SPEED BIST diagnosfunktion för att validera länkintegritet
  • Enkel strömförsörjning på 1,8-V
  • ISO 10605 och IEC 61000-4-2 ESD-kompatibel
  • EMI/EMC-reducering med programmerbart spridningsspektrum (SSCG) och mottagare förskjutna utgångar

Beskrivning för DS90UB914A-Q1

DS90UB914A-Q1-enheten erbjuder ett FPD-Link III-gränssnitt med en höghastighetskanal framåt och en dubbelriktad kontrollkanal för dataöverföring över en enda koaxialkabel eller differentiellt par.DS90UB914A-Q1-enheten har differentiell signalering på både höghastighets framåtkanalen och dubbelriktad styrkanals datavägar.Deserializern är avsedd för anslutningar mellan bildapparater och videoprocessorer i en ECU (Electronic Control Unit).Denna enhet är idealisk för att driva videodata som kräver upp till 12-bitars pixeldjup plus två synkroniseringssignaler tillsammans med dubbelriktad styrkanalbuss.

Deserializern har en multiplexer för att tillåta val mellan två ingångsbilder, en aktiv åt gången.Den primära videotransporten konverterar 10-bitars eller 12-bitars data till en enda höghastighets seriell ström, tillsammans med en separat dubbelriktad kontrollkanaltransport med låg latens som accepterar kontrollinformation från en I2C-port och är oberoende av videosläckningsperioden.

Genom att använda TI:s inbyggda klockteknik möjliggörs transparent fullduplexkommunikation över ett enda differentiellt par, som bär asymmetrisk dubbelriktad styrkanalinformation.Denna enda seriella ström förenklar överföringen av en bred databuss över PCB-spår och kabel genom att eliminera snedställningsproblemen mellan parallella data och klockbanor.Detta sparar avsevärt systemkostnader genom att minska datavägarna som i sin tur minskar PCB-lager, kabelbredd och kontaktstorlek och stift.Dessutom ger Deserializer-ingångarna adaptiv utjämning för att kompensera för förlust från media över längre avstånd.Intern DC-balanserad kodning/avkodning används för att stödja AC-kopplade sammankopplingar.


  • Tidigare:
  • Nästa:

  • Skriv ditt meddelande här och skicka det till oss