LCMXO2-256HC-4TG100C Original och ny med konkurrenskraftigt pris på lager IC-leverantör
Produktattribut
Pb-fri kod | Ja |
Rohs kod | Ja |
Del livscykelkod | Aktiva |
Ihs Tillverkare | LATTICE SEMICONDUCTOR CORP |
Delpaketkod | QFP |
Paketbeskrivning | LFQFP, |
Pin Count | 100 |
Nå efterlevnadskoden | kompatibla |
ECCN-kod | EAR99 |
HTS-kod | 8542.39.00.01 |
Samacsys tillverkare | Lattice Semiconductor |
Ytterligare funktion | FUNGERAR OCKSÅ MED 3,3 V NOMINELL FÖRSÖRJNING |
JESD-30-kod | S-PQFP-G100 |
JESD-609-kod | e3 |
Längd | 14 mm |
Fuktkänslighetsnivå | 3 |
Antal dedikerade ingångar | |
Antal I/O-linjer | |
Antal ingångar | 55 |
Antal utgångar | 55 |
Antal terminaler | 100 |
Driftstemperatur-max | 85°C |
Driftstemperatur-Min | |
Organisation | 0 DEDIKADE INGÅNGAR, 0 I/O |
Utgångsfunktion | BLANDAD |
Förpackningskroppsmaterial | PLAST/EPOXI |
Paketkod | LFQFP |
Paketekvivalenskod | TQFP100,.63SQ |
Förpackningsform | FYRKANT |
Paketstil | FLATPACK, LÅG PROFIL, FIN PITCH |
Förpackningsmetod | BRICKA |
Maximal återflödestemperatur (Cel) | 260 |
Nätaggregat | 2,5/3,3 V |
Programmerbar logiktyp | FLASH PLD |
Utbredningsfördröjning | 7,36 ns |
Kvalifikationsstatus | Inte kvalificerad |
Sitthöjd-Max | 1,6 mm |
Matningsspänning-Max | 3.462 V |
Matningsspänning-Min | 2.375 V |
Matningsspänning-Nom | 2,5 V |
Ytmontering | JA |
Temperaturklass | ÖVRIG |
Terminal Finish | Matt tenn (Sn) |
Terminalformulär | GULL WING |
Terminal Pitch | 0,5 mm |
Terminalposition | QUAD |
Time@Peak Reflow Temperature-Max (s) | 30 |
Bredd | 14 mm |
produkt introduktion
Complex Programmable Logic Device (CPLD) är en applikationsspecifik integrerad krets (ASIC) i LSI (Large Scale Integrated Circuit) Integrated Circuit).Den är lämplig för kontrollintensiv digital systemdesign, och dess fördröjningskontroll är bekväm.CPLD är en av de snabbast växande enheterna inom integrerade kretsar.
Komponenter i CPLD
CPLD är en komplex programmerbar logikenhet med stor skala och komplex struktur, som tillhör sortimentet av storskaligaintegrerade kretsar.
CPLD har fem huvuddelar: logiskt arrayblock, makroenhet, utökad produktterm, programmerbar trådad array och I/O-kontrollblock.
1. Logical Array Block (LAB)
Ett logiskt arrayblock består av en array med 16 makroceller och flera LABS är sammankopplade med en programmerbar array (PIA) och en global buss
2. Makroenhet
Makroenheten i MAX7000-serien består av tre funktionsblock: en logisk array, en produktvalsmatris och ett programmerbart register.
3. Förlängd produktperiod
En produktterm för varje makrocell kan skickas tillbaka till den logiska arrayen.
4. Programmerbar kabelansluten array PIA
Varje LAB kan anslutas för att bilda den nödvändiga logiken genom den programmerbara trådbundna arrayen.Denna globala buss är en programmerbar kanal som kan ansluta vilken signalkälla som helst i enheten till sin destination.
5. I/O-kontrollblock
I/O-kontrollblocket gör att varje I/O-stift kan konfigureras individuellt för ingång/utgång och dubbelriktad drift.
Jämförelse av CPLD och FPGA
Även om bådaFPGAochCPLDär programmerbara ASIC-enheter och har många gemensamma egenskaper, på grund av skillnaderna i strukturen för CPLD och FPGA har de sina egna egenskaper:
1.CPLD är mer lämplig för att slutföra olika algoritmer och kombinatorisk logik, och FP GA är mer lämplig för att slutföra sekventiell logik.Med andra ord, FPGA är mer lämplig för flip-flop-rik struktur, medan CPLD är mer lämplig för flip-flop-begränsad och produkttermrik struktur.
2. Den kontinuerliga routingstrukturen för CPLD bestämmer att dess tidsfördröjning är enhetlig och förutsägbar, medan den segmenterade routingstrukturen för FPGA bestämmer dess oförutsägbarhet för fördröjning.
3.FPGA har mer flexibilitet än CPLD i programmering.CPLD programmeras genom att modifiera den logiska funktionen med en fast intern anslutningskrets, medan FPGA programmeras genom att ändra kablaget för den interna anslutningen.FP GA kan programmeras under en logisk grind, medan CPLD programmeras under ett logiskt block.
4.Integrationen av FPGA är högre än den för CPLD, och den har mer komplex ledningsstruktur och logikimplementering.
5.CPLD är bekvämare att använda än FPGA.CPLD-programmering med E2PROM- eller FASTFLASH-teknik, inget externt minneschip, lätt att använda.Men programmeringsinformationen för FPGA måste lagras i externt minne, och användningsmetoden är komplicerad.
6. CPLDS är snabbare än FPgas och har större tidsförutsägbarhet.Detta beror på att FPGas är programmering på grindnivå och distribuerade sammankopplingar antas mellan CLBS, medan CPLDS är programmering på logisk blocknivå och sammankopplingarna mellan deras logiska block är klumpade.
7.På programmeringssättet är CPLD huvudsakligen baserad på E2PROM- eller FLASH-minnesprogrammering, programmeringstider upp till 10 000 gånger, fördelen är att systemet stänger av programmeringsinformationen inte går förlorad.CPLD kan delas in i två kategorier: programmering på programmeraren och programmering på systemet.Det mesta av FPGA är baserad på SRAM-programmering, programmeringsinformationen går förlorad när systemet stängs av och programmeringsdatan måste skrivas tillbaka till SRAM från utsidan av enheten varje gång den slås på.Dess fördel är att den kan programmeras när som helst, och den kan programmeras snabbt i arbetet, för att uppnå dynamisk konfiguration på styrelsenivå och systemnivå.
8. CPLD-konfidentialitet är bra, FPGA-konfidentialitet är dålig.
9. Generellt sett är strömförbrukningen för CPLD större än för FPGA, och ju högre integrationsgrad, desto mer uppenbar.