order_bg

Produkter

XCVU190-2FLGB2104I 100 % ny & original egen lager integrerad krets högpresterande klockbuffertfamilj

kort beskrivning:

Ökad prestanda och on-chip UltraRAM-minne för att minska BOM-kostnaden.Den idealiska blandningen av högpresterande kringutrustning och kostnadseffektiv systemimplementering.Kintex UltraScale+ FPGA:er har många strömalternativ som ger den optimala balansen mellan den erforderliga systemprestandan och det minsta strömuttaget.FPGA:er med hög kapacitet och hög prestanda som möjliggör användning av både monolitisk och nästa generations SSI-teknik.Virtex UltraScale-enheter uppnår den högsta systemkapaciteten, bandbredden och prestanda för att möta viktiga marknads- och applikationskrav genom integrering av olika systemnivåfunktioner.


Produktdetalj

Produkttaggar

Produktattribut

TYP BESKRIVNING
Kategori FPGA (Field Programmable Gate Array)
Mfr AMD
Serier Virtex® UltraScale™
Paket Bricka
Produktstatus Aktiva
DigiKey programmerbar Obekräftat
Antal LAB/CLB 134280
Antal logiska element/celler 2349900
Totalt RAM-bitar 150937600
Antal I/O 702
Spänning - Matning 0,922V ~ 0,979V
Monteringstyp Ytmontering
Driftstemperatur -40°C ~ 100°C (TJ)
Paket/fodral 2104-BBGA, FCBGA
Leverantörsenhetspaket 2104-FCBGA (47,5x47,5)
Basproduktnummer XCVU190

Beskrivning

Kintex® UltraScale FPGA:er: Högpresterande FPGA:er med fokus på pris/prestanda, som använder både monolitisk och nästa generations stacked silicon interconnect (SSI)-teknik.Hög DSP och block RAM-till-logik-förhållanden och nästa generations transceivrar, kombinerat med lågkostnadspaketering, möjliggör en optimal blandning av kapacitet och kostnad.
Kintex UltraScale+™ FPGA:er: Ökad prestanda och på chipet UltraRAM-minne för att minska BOM-kostnaden.Den idealiska blandningen av högpresterande kringutrustning och kostnadseffektiv systemimplementering.Kintex UltraScale+ FPGA:er har många strömalternativ som ger den optimala balansen mellan den erforderliga systemprestandan och det minsta strömuttaget.
Virtex® UltraScale FPGA:er: FPGA:er med hög kapacitet och hög prestanda som möjliggörs med både monolitisk och nästa generations SSI-teknik.Virtex UltraScale-enheter uppnår den högsta systemkapaciteten, bandbredden och prestanda för att möta viktiga marknads- och applikationskrav genom integrering av olika systemnivåfunktioner.
Virtex UltraScale+ FPGA:er: Den högsta transceiverbandbredden, högsta DSP-antal och högsta minne på chip och i paketet tillgängligt i UltraScale-arkitekturen.Virtex UltraScale+ FPGA:er tillhandahåller också ett flertal kraftalternativ som ger den optimala balansen mellan den erforderliga systemprestanda och den minsta effektenveloppen.
Zynq® UltraScale+ MPSoCs: Kombinera den ARM® v8-baserade Cortex®-A53 högpresterande energieffektiva 64-bitars applikationsprocessorn med ARM Cortex-R5 realtidsprocessorn och UltraScale-arkitekturen för att skapa branschens första All Programmable MPSoCs.Ge oöverträffade energibesparingar, heterogen bearbetning och programmerbar acceleration.Zynq® UltraScale+ RFSoCs: Kombinera RF-dataomvandlarundersystem och framåtfelkorrigering med branschledande programmerbar logik och heterogen bearbetningskapacitet. Integrerade RF-ADC:er, RF-DAC:er och soft-decision FEC (SD-FEC) tillhandahåller nyckelundersystemen för multiband , multimode mobilradio och kabelinfrastruktur.

Sammanfattning av funktioner

RF Data Converter Subsystem Översikt
De flesta Zynq UltraScale+ RFSoCs inkluderar ett RF-dataomvandlarundersystem, som innehåller flera radio
frekvens analog till digital-omvandlare (RF-ADC) och flera radiofrekvenser från digital till analog
omvandlare (RF-DAC).De högprecisions-, höghastighets-, energieffektiva RF-ADC:erna och RF-DAC:erna kan vara
individuellt konfigurerad för verklig data eller kan konfigureras i par för verklig och imaginär I/Q-data.De
12-bitars RF-ADC stöder samplingshastigheter upp till 2GSPS eller 4GSPS, beroende på vald enhet.14-bitars
RF-DAC:er stöder samplingshastigheter upp till 6,4 GSPS.
Soft Decision Forward Error Correction (SD-FEC) Översikt
Vissa Zynq UltraScale+ RFSoCs inkluderar mycket flexibla FEC-block med mjukt beslut för avkodning och kodning
data som ett sätt att kontrollera fel i dataöverföring över opålitliga eller brusiga kommunikationskanaler.
SD-FEC-blocken stöder low-density parity check (LDPC) avkodning/kodning och Turbo-avkodning för användning i
5G trådlösa, backhaul-, DOCSIS- och LTE-applikationer.
Översikt över bearbetningssystem
Zynq UltraScale+ MPSoCs och RFSoCs har dubbla och fyrkärniga varianter av ARM Cortex-A53 (APU)
med dual-core ARM Cortex-R5 (RPU) bearbetningssystem (PS).Vissa enheter inkluderar även en dedikerad ARM
Mali™-400 MP2 grafikprocessorenhet (GPU).

  • Tidigare:
  • Nästa:

  • Skriv ditt meddelande här och skicka det till oss